Análisis de eficiencia de celdas Puente-H basadas en tecnología Mosfet de carburo de silicio para aplicaciones en filtros activos de potencia
Share
Metadata
Show full item recordAuthor(s)
Pacher Vega, Julio CésarAdviser
Gregor Recalde, Raúl IgmarDate of publishing
2017Type of publication
master thesisSubject(s)
Abstract
El presente trabajo se enfoca en el análisis y el diseño de un esquema de convertidor Puente-H con estructura modular para su aplicación en circuitos convertidores de potencia como ser filtros activos de potencia. Los objetivos de este trabajo engloba además el montaje y la validación experimental del esquema propuesto. Primeramente se brinda una descripción de las topologías mayormente utilizadas en el diseño de los convertidores de potencia, las ventajas que presenta cada esquema así como sus limitaciones. Posteriormente se realiza una descripción de las principales configuraciones de interconexión de filtros activos de potencia describiendo las ventajas que presenta cada una de ellas. El documento brinda además una descripción de los dispositivos electrónicos de potencia utilizados para el diseño de los convertidores como ser los IGBT, MOSFET y los SiC-MOSFET, dando un trato especial a los dispositivos SiC-MOSFET, los cuales pertenecen a las nuevas familias de semiconductores basados en semiconductores de Carburo de Silicio (SiC), los cuales presentan ventajas comparativas para su utilización en dispositivos que impliquen operar en condiciones extremas de temperatura, voltaje y frecuencia. En este contexto, el libro recopila el análisis mediante simulaciones utilizando el entorno PSpice, obteniendo estimaciones de las perdidas de potencia y el rendimiento del esquema diseñado así como la comprobación de las características deseadas durante el proceso de diseño como se la ausencia de interferencias, oscilaciones u otros tipos de ruido. Finalmente se realiza un análisis cuantitativo de la eficiencia a partir de mediciones realizadas sobre una plataforma experimental diseñada. Como principal aporte de esta Tesis de Maestría, se realiza la validación del diseño propuesto determinando las pérdidas de potencia para diferentes valores de voltaje de DC-Link y frecuencia de conmutación.